本文へ移動します

福永 力

氏 名福永 力フクナガ チカラふくなが ちから
職 位教授
所 属首都大学東京都市教養学部 理工学系 数理科学コース
理工学研究科 数理情報科学専攻
 
専門・研究分野計算システム 並列処理
最終学歴・学位東京都立大学理学研究科博士課程終了・理学博士
研究テーマ並列計算処理技法の理論、応用、システム構築
研究キーワード並列計算、CPUアーキテクチャ、計算システム
研究業績・著書・
論文、その他
それに準じる業績
A Design of Transputer Core and its implementation in an FPGA, Proceedings of “Communicating Process Architecture 2004” pp361-372, IOS press, 2004,
Remote Control System for FPGA embedded Modules in Radiation Environments,IEEE Transaction of Nuclear Science, 49巻, pp.501-505 (2002),
An MWPC Readout Chip for High Rate Environment,IEEE Transaction of Nuclear Science, 48巻、pp.509-513 (2001),
Standardization of Detector Control Systems,Japanese Journal of Applied Physics, 39巻, pp.1898-1902 (2000),
Transputer Self-organizing map algorithm for beam background rejection at the BELLE silicon vertex detector,Nuclear Instruments and Methods, A420巻, pp.288-309 (1999)
受 賞
主な学会活動IEEE メンバー、IEEE Transaction of Nuclear Science 査読委員,IEEE Nuclear Science Symposium CIP(広報)委員、IEEE Nuclear Science Symposium 2008 (Dresden)組織委員、RT2009(Real Time 2009、北京)プログラム委員 、日本物理学会会員
社会等との関わり
個人のURL
担当科目
  • 計算の理論
  • アルゴリズムA
  • 情報システムA
  • 情報システムA演習
  • 情報数理科学 2
  • 情報数理科学特論 2
  • 情報数理科学 2
  • 情報数理科学特論 2
  • 計算の理論
オフィスアワー
研究室8号館665号室(居室)/646室(研究室)
内線番号内線3168(居室)/3144(研究室)
メールアドレス変換画像
(メールを送信される場合は●を@に変換してください)
研究室サイト等
取組状況
researchmap
取組成果
ページトップへ